performance - 通过FPGA和10引脚连接Parallela电路板堆栈和rPI

我想连接我的Pi和Parallella,以便Pi执行GPU端和Parallella堆栈,这将由第三个Parallella控制

我认为最好的方法是通过FPGA。这是可能的,也是一种很好的方法吗?

我应该使用什么结构以及如何开始实施呢?

我对VHDL和Verilog知之甚少,并且不想使用付费软件。

我渴望学习,并且有很多时间去做,尽管没有"简单但不好的解决方案"。

完成后我将在Git上加载项目

最佳答案:

1 个答案:

答案 0 :(得分:2)

解决方案取决于带宽和延迟要求。你是对的,FPGA提供最大的带宽和最低的延迟。但是,你真的需要这么好的表现吗?也许USB或以太网连接足够好。

对于FPGA解决方案,将辅助pi和parallella视为主pi的两个外设,并为它们分配不同的地址空间。三个设备之间的通信基于主要pi发起的轮询。 FPGA应该通过兼容的I / O时序将数据/地址总线上的信号传递给两个外设。外设将FPGA视为RAM,并应尽最大努力收听任何数据/控制。如果外设无法实时响应,FPGA应缓冲数据/控制信号。

总的来说,这是一项非常艰苦的工作。如果FPGA解决方案有效,我希望看到源代码。

DABAN RP主题是一个优秀的主题,极致后台体验,无插件,集成会员系统
U19学习网站 » performance - 通过FPGA和10引脚连接Parallela电路板堆栈和rPI

0条评论

发表评论

提供最优质的资源集合

立即查看 了解详情